Техническое задание формы в составе заявки


НазваниеТехническое задание формы в составе заявки
страница3/6
ТипТехническое задание
filling-form.ru > Договоры > Техническое задание
1   2   3   4   5   6
РАЗДЕЛ V ТЕХНИЧЕСКОЕ ЗАДАНИЕ
Объект закупки: поставка электронных компонентов.
Описание объекта закупки:


№ п/п

Наименование товара

Характеристики товара, размеры, комплектация и иные показатели, связанные с определением соответствия поставляемого товара потребностям Заказчика

Кол-во

1.



Отладочный комплект

Состав и технические характеристики комплекта:

1. Образец микроконтроллера 1901ВЦ1Т – 1 шт.:

 Ядро и память RISC:

  • 32-битное RISC ядро, тактовая частота до 100 МГц, производительность 1,25 DMIPS/МГц (Dhrystone 2.1) при нулевой задержке памяти;

  • блок аппаратной защиты памяти MPU;

  • умножение за один цикл, аппаратная реализация деления;

  • встроенная энергонезависимая память программ FLASH типа размером 128 Кбайт;

  • встроенное ОЗУ размером 32 Кбайт;

  • контроллер внешней системной шины с поддержкой микросхем памяти СОЗУ, ПЗУ, NAND Flash;

 Ядро и память DSP:

  • 16-битное DSP ядро, тактовая частота до 100 МГц;

  • встроенная ОЗУ память программ типа размером 128 Кбайт;

  • встроенное ОЗУ память данных размером 128 Кбайт;

  • максимальное быстродействие при одновременной работе RISC и DSP ядер с памятью DSP подсистемы;

  • отображение в адресное пространство RISC.

 Периферия и режим отладки:

  • контроллер прямого доступа в память с функциями передачи Периферия-Память, Память-Память;

  • три 16-ти разрядных таймера с 4-мя каналами схем захвата и интегрированными модулями ШИМ с функциями формирования «мертвой зоны» и аппаратной блокировки;

  • системный 24-х разрядный таймер (RISC);

  • системный таймер (DSP);

  • два сторожевых таймера;

  • контроллер USB интерфейса со встроенным аналоговым приёмопередатчиком (12 Мбит/с Full Speed, либо 1,5 Мбит/с Low Speed);

  • контроллеры интерфейсов UART(x3), SPI(x4), I2С(x1) и McBSP(x3);

  • до 96 пользовательский линий ввода-вывода;

  • контроллер блок аппаратной поддержки шифрования ГОСТ 28147-89;

  • SDIO интерфейс;

  • последовательные отладочные интерфейсы SWD и JTAG.

 Аналоговые модули:

  • два 12-ти разрядных АЦП (до 16 каналов с выборкой до 0,5 Мвыб/с));

  • измеряемый диапазон напряжений от 0 до 3,6 В;

  • встроенные датчики температуры и опорного напряжения;

  • двух канальный 12-ти разрядный ЦАП;

  • встроенный компаратор с тремя входами и внутренней шкалой напряжений;

  • аудиокодек XXXXXXX.

 Питание и тактовые частоты:

  • внешнее питание 3,0…3,6 В;

  • встроенный регулятор напряжения на 1,8 В для питания ядра;

  • встроенные схемы контроля питания;

  • встроенный домен с батарейный питанием;

  • встроенный подстраиваемый RC генератор 8 МГц;

  • встроенный подстраиваемый RC генератор 40 КГц;

  • внешние два кварцевых резонатора на 2÷16 МГц и 32 кГц;

  • встроенный умножитель тактовой частоты PLL для RISC ядра;

  • встроенный умножитель тактовой частоты PLL для DSP ядра;

  • встроенный умножитель тактовой частоты PLL для контроллера USB

  • встроенный умножитель тактовой частоты PLL для аудио кодека.

 132-выводной металлокерамический корпус 4229.132-3;

 Температурный диапазон -60°С...+85°С;

 Приёмка ОТК ("1").

2. Отладочная плата микроконтроллера 1901ВЦ1Т – 1 шт.:

 Контактирующее устройство для быстрой смены микроконтроллера в 132-выводном металлокерамическом корпусе 4229.132-3;

 Разъёмы интерфейсов RS232, USB;

 Слот для microSD;

 Разъёмы аналоговых входов/выходов;

 Клавиатура – 6 кнопок;

 ЖК-дисплей;

 Разъём расширения.

3. Кабель RS-232/RS-232 и USB/USB – 1 шт.;

4. Блок питания для отладочной платы – 1 шт.;

5. Диск с документацией, схемотехническими файлами и исходными кодами программ – 1 шт.;

6. Техническая поддержка в процессе использования;

7. Среда разработки для DSP-ядра: Code Composer Studio v2, v3.3;

8. Поддержка широкого спектра IDE и инструментария для RISC-ядра: CodeMaster-ARM, IAR Embedded Workbench, Keil uVision, отладчики JEM-ARM-V2, J-LINK, ULINK2.

1 шт.

2.

Пакет разработки

Состав и требования назначения:

 многооконный редактор:

  • должен быть предназначен для написания исходных текстов программ;

  • поддержка операций с блоками текста, поиск/замену, цветовое выделение синтаксических конструкций языка Си и ассемблера.

 менеджер проектов:

  • наличие полного набора диалогов настройки для компиляторов CMC-ARM, IAR Systems, GNU GCC;

  • поддержка автоматической компиляции программ, написанных для компилятора Си и ассемблера;

  • обеспечение прозрачного перехода между редактированием и отладкой программы;

  • автоматическая компиляция и перезагрузка программы при попытке выполнить отладочное действие, переход в режим редактирования при попытке редактирования исходного текста;

  • поддержка репозитория проектов.

 компилятор CMC-ARM, включающий Си компилятор, макроассемблер, линкер и утилиты:

  • удовлетворение требованиям стандарта ANSI/ISO 9899-1990;

  • наличие в комплекте поставки заголовочные файлы с описаниями регистров специального назначения (SFR)
    наиболее популярных микроконтроллеров Philips/NXP LPC2000, Atmel SAM7x, STMicroelectronics ST7xx, OKI ML67Qx и других…;

  • наличие библиотек для режимов ARM и Thumb;

  • поддержка использования функций ARM и Thumb в одном файле исходного текста;

  • обеспечение эффективной поддержки переключения режимов ARM/Thumb;

  • поддержка режима встроенного ассемблера и специфических функций архитектуры ARM (функции прерывания, форматы регистров SFR, битовые операции);

  • поддержка стандарта арифметики с плавающей точкой IEEE-754 для операций с двойной и одинарной точностью;

  • поддержка генерацию кода для векторного сопроцессора с плавающей точкой (VFP);

  • формирование расширенной символьной информации для поддержки отладки по исходному тексту.

 Оптимизированный GNU GCC компилятор в качестве альтернативного бесплатного компилятора;
 Программный симулятор и драйвера аппаратных JTAG эмуляторов JEM-ARM, JEM-ARM-V2;

 Программное обеспечение программатора FLASH.

 Редактирование, компиляция и отладка приложений для микроконтроллеров с ядрами ARM7, ARM9, Cortex-M4, Cortex-M3, Cortex-M1, Cortex-M0;

 Совместимость с отладочным комплектом п. 1 ТЗ;

 Наличие аппаратного ключа защиты;

 Соответствие ГОСТ P МЭК 60950-2002, ГОСТ P 51318.22(24)-99, ГОСТ P 51317.3.2(3)-99.

1

3.

USB JTAG адаптер

 Аппаратный USB JTAG эмулятор;

 Программный драйвер Code Composer Studio;

 USB-кабель;

 20-ти проводной ленточный кабель JTAG-канала.

 Поддерживаемый целевой микроконтроллер – 1901ВЦ1У;

 Интерфейс с ПК – USB 2.0 Full Speed;

 JTAG-разъём – ARM Cortex-Mx совместимый 20-ти контактный;

 Максимальная частота JTAG (TCK) – 18 МГц;

 Количество точек останова по коду – 6 для ядра Cortex-M3; 4 для ядра TMS;

 Количество точек останова по доступу к памяти – 4 для ядра TMS;

 Напряжение питания – 5 В (питание от USB-порта ПК);

 Диапазон допустимого напряжения питания отлаживаемого устройства – 1,2-5,5 В;

 Работа под управлением интегрированных сред разработки CodeMaster-ARM и Code Composer Studio v. 2.2/3.1 в среде Windows 7/XP/Vista.

 Совместимость с отладочным комплектом п. 1 Технического задания.

1

4.

Модуль ОЗУ на базе СОЗУ ёмкостью 16Мбит (1Мх16)

 Ёмкость СОЗУ 1М х 16 бит;

 Напряжение питания от 3,0 В до 3,6 В;

 Напряжение питания ядра от 1,62 В до 1,98 В;

 Время выборки по адресу и сигналу nСЕ1 и CE2 не более 30 нс;

 Время выборки по сигналу nОЕ не более 10 нс;

 Время выборки по сигналам nBLE и nBHE не более 10 нс;

 Микросхема должна быть совместима с микросхемами ТТЛ и КМОП типа;

 Совместимость с отладочным комплектом п. 1 Технического задания

1

5.

Модуль ПЗУ с электрическим перепрограммированием Flash-типа 4Мбит (512Кх8)

 Ёмкость ЭСППЗУ 4 Мбит (512К х 8);

 Наличие последовательного и параллельного

интерфейса;

 Диапазон напряжения питания: 3,0–3,6 В;

 Совместимость по входам с 5В («5 В толерантность»);

 Технологический процесс 0,25 мкм;

 Время доступа по чтению 60 нс;

 Потребление в режиме хранения не более 1 мА;

 Потребление в режиме чтения не более 40 мА;

 Восемь секторов по 64 Кбайт;

 Возможность стирания любой комбинации секторов и всей памяти;

 Функция защиты сектора от стирания и записи: аппаратная проверка сектора для предотвращения стирания и записи;

 Уменьшение времени программирования при повторяющихся программных командных последовательностях (режим bypass);

 Аппаратный алгоритм автоматического стирания и верификации всей памяти или желаемого количества секторов;

 Аппаратный алгоритм автоматической верификации и записи данных по указанному адресу;

 Гарантированное количество циклов стирания 100 000;

 Время сохранения данных 13 лет при температуре125 ˚С;

 Программный метод детектирования окончания циклов стирания и записи;

 Поддержка чтения и записи данных при незавершённом стирании сектора;

 Встроенная схема формирования высоковольтного напряжения программирования и стирания;

 Встроенная схема сброса при включении питания;

 Фильтрация импульсных помех по выводам /CE, /WE, /OE;

 Совместимость с отладочным комплектом п. 1 ТЗ.

1

6.

Отладочный комплект

1. Образец микроконтроллера 1986ВЕ8Т – 2 шт.:

 Ядро:

  • ядро ARM Cortex-M4F;

  • максимальная тактовая частота ядра до 100 МГц;

  • производительность до 2,1 CoreMark/МГц;

  • поддержка на уровне ядра операций ЦОС;

  • аппаратное выполнение операций с плавающей точкой;

  • блок аппаратной защиты регионов памяти;

  • блок отладки с поддержкой трассы инструкций ETM и интерфейсами JTAG и SWD.

 Питание:

  • основное питание от 3,0 до 5,5 В;

  • встроенные регуляторы для питания ядра (4 домена);

  • батарейный домен, с автоматическим переключением на питание от батарейки;

  • аппаратный детектор снижения и превышения допустимого уровня питания;

  • изолированные от помех питания для АЦП и ЦАП.

 Тактовые частоты:

  • встроенные высоконадежные RC-генераторы HSI (8 МГц) и LSI (40 КГц);

  • внешние генераторы HSE0 и HSE1 от 1 до 30 МГц в режиме резонатора;

  • внешний часовой генератор LSE в батарейном домене;

  • 3 блока PLL умножения тактовых частот до 150 МГц;

  • блоки аппаратной защиты от снижения/увеличения частоты тактирования.

 Память:

  • 32 Кбайт ОЗУ памяти данных c ECC (SEC-DED);

  • 128 Кбайт OTP (или 128 Кбайт ОЗУ) памяти программ c ECC (SEC-DED);

  • контроллер внешней системной шины с последовательной/параллельной организацией c ECC (SEC-DED).

 Периферия:

  • контроллер EthernetMAC 10/100 Мбит/с;

  • встроенный контроллер EthernetPHY 10 Мбит/с;

  • контроллер SpaceWire и встроенный SpaceWirePHY до 100 Мбит/с;

  • контроллер ARINC 429 (8 приемников, 4 передатчика);

  • два контроллера МКПД в режимах КШ, ОУ, Монитор;

  • стандартная периферия: 1xCAN, 1xSSP, 1xUART, 1xDMA, 4xTimer;

  • часы реального времени RTC;

  • сторожевой таймер WDG;

  • два АЦП с 16 внешними каналами с разрешающей способностью 12 бит;

  • два ЦАП с разрешающей способностью 12 бит;

  • до 160 выводов портов общего назначения.

 Стойкость:

  • технология 0,18 мкм кремний на изоляторе (КНИ);

  • методы аппаратной защиты от одиночных сбоев;

  • механизмы самодиагностики и защиты от сбоев и отказов;

  • 256-ти выводной металлокерамический корпус 4244.256-3.

2. Отладочная плата – 1шт.:

 Разъёмы интерфейсов CAN, RS-232, SpaceWire, Ethernet, JTAG(x2);

 10 аналоговых входов/выходов;

 Разъём питания и внешней частоты;

 2 универсальных разъёма для подключения интерфейсных модулей МКИО (ГОСТ 52070-2003 (MIL-STD-1553), ARINC-429, RS-485/422/232, SPI, CAN);

 разъёмы для подключения платы адаптера с контактирующим устройством для микроконтроллера 1986ВЕ8Т в 256-ти выводном металлокерамическом корпусе 4244.256-3;

 кнопки RESET(х2), Wakeup;

 3 пользовательские кнопки;

3. Плата-адаптер с контактирующим устройством для микроконтроллера 1986ВЕ8Т в 256-ти выводном металлокерамическом корпусе 4244.256-3 – 1шт.;

4. Блок питания для отладочной платы +6В, 2А – 1шт.;

5. Диск с документацией, схемотехническими файлами и исходными кодами программ – 1 шт.;

6. Техническая поддержка в процессе использования.

1

7.

Модуль интерфейса CAN

 Совместимость с отладочным комплектом п. 6 Технического задания;

 Соответствие стандарту ISO 11898-2;

 Напряжение питания от 4,5 В до 5,5 В;

 Защита выходов передатчика ±40 В от короткого замыкания и перегрева для применения в 12/24 В автомобильных и промышленных системах управления;

 Быстродействующий дифференциальный приёмник с диапазоном входного синфазного напряжения от минус10 В до 10 В;

 Четыре режима работы:

  • нормальный режим, максимальная скорость передачи данных до 1 Мбит/с;

  • режим контроля скорости нарастания/спада выходного дифференциального напряжения передатчика для улучшения электромагнитной совместимости, скорость передачи данных от 40 Кбит/с до 500 Кбит/с;

  • режим «Ожидание» с пониженным потреблением;

  • режим «Выключено».

 Входы TXD, SHDN и /SHDN совместимы с 3,3 В логическими уровнями.

1

8.

Модуль интерфейса CAN с гальванической развязкой

 Совместимость с отладочным комплектом п. 6 Технического задания;

 Напряжение источника питания, UCC, 5,0 ± 10 % В;

 Выходное напряжение дифференциальное рецессивного состояния, UO_DIFF_REC, на выводах CANH и CANL (без нагрузки) от минус 500 до 50 мВ;

 Входное напряжение дифференциальное высокого уровня, UIDH, на выводах CANH, CANL при CANH>CANL от 0,9 до 5 В;

 Входное напряжение дифференциальное низкого уровня, UIDL, на выводах CANH, CANL при CANH>CANL от 0 до 0,5 В;

 Динамический ток потребления, IOСС, не более 170 мА;

 Ток потребления в состоянии «Выключено», ICCZ не более 560 мкА;

 Скорость передачи битов данных, VDR, не более 10 Мбит/c.

1


При указании на товарный знак возможна поставка эквивалента товара, эквивалентность определяется согласно конкретных показателей, указанных в настоящей документации.

Товар должен быть новым (Товаром, который не был в употреблении, в ремонте, в том числе, который не был восстановлен, у которого не была осуществлена замена составных частей, не были восстановлены потребительские свойства), свободным от любых притязаний третьих лиц, не находящимся под запретом (арестом), в залоге.

Требования, установленные Заказчиком к качеству и безопасности, упаковке товара:

Качество, технические характеристики Товара, функциональные характеристики (потребительские свойства), эксплуатационные характеристики поставляемого Товара и иные показатели Товара, должны соответствовать Спецификации (Приложение 1 к Договору), условиям Договора и действующему законодательству Российской Федерации, в том числе требованиям ГОСТов, ТУ, СанПинов. Товар должен соответствовать требованиям, обеспечивающим его безопасность для жизни и здоровья потребителей.

Поставщик обязан обеспечить упаковку (тару) Товара, отвечающую требованиям ГОСТов, ТУ, иным требованиям, способную предотвратить его повреждение и (или) порчу во время перевозки к месту доставки, погрузочно-разгрузочных работ и обеспечивающую его годность к эксплуатации.

Маркировка должна быть нанесена на упаковку (тару) Товара в соответствии с требованиями законодательства Российской Федерации.

Гарантийные обязательства:

Срок гарантии составляет 12 месяцев.

Гарантийный срок начинает течь с момента подписания Сторонами товарной накладной, акта сдачи-приемки Товара. Гарантия должна распространяться на весь поставляемый Товар.

В течение срока гарантии обнаруженные неисправности должны устраняться по месту нахождения Товара, а в случае необходимости – в месте гарантийного обслуживания. Все запасные части, которые Поставщик устанавливает на Товар в течение срока гарантии, должны иметь аналогичные функциональные характеристики согласно технической документации на Товар или улучшенные функциональные характеристики, совместимые с исходными комплектующими.

1   2   3   4   5   6

Похожие:

Техническое задание формы в составе заявки iconТехническое задание Формы заявки на участие в запросе предложений
Автономная некоммерческая организация «Исполнительная дирекция XXIX всемирной зимней универсиады 2019 года в г. Красноярске»

Техническое задание формы в составе заявки iconТехническое задание часть I
Требование к содержанию, составу заявки на участие в электронном аукционе и инструкция по ее заполнению

Техническое задание формы в составе заявки iconТехническое задание часть I
Требование к содержанию, составу заявки на участие в электронном аукционе и инструкция по ее заполнению

Техническое задание формы в составе заявки iconТехническое задание раздел VII
Требования к оформлению заявки на участие в аукционе, приложений и документов к ней

Техническое задание формы в составе заявки icon4. Техническое задание на поставку товара 51
Требования к упаковке и подаче заявки. Возможность подачи документов на аккредитацию 21

Техническое задание формы в составе заявки iconТехническое задание часть I
Требование к содержанию, составу заявки на участие в электронном аукционе и инструкция по ее заполнению

Техническое задание формы в составе заявки iconТехническое задание на поставку товара 43
Требования к упаковке и подаче заявки. Возможность подачи документов на аккредитацию 21

Техническое задание формы в составе заявки iconТехническое задание Проект договора
Требования по содержанию, форме и составу конкурсной заявки, инструкция по ее заполнению

Техническое задание формы в составе заявки iconТехническое задание Проект договора
Требования по содержанию, форме и составу конкурсной заявки, инструкция по ее заполнению

Техническое задание формы в составе заявки iconТехническое задание. Сметный расчет
Требования к содержанию, форме и составу предложения (заявки), инструкция по его (её) заполнению

Вы можете разместить ссылку на наш сайт:


Все бланки и формы на filling-form.ru




При копировании материала укажите ссылку © 2019
контакты
filling-form.ru

Поиск